本书作为数字电子技术课程的教材,在借鉴目前国内外知名高校同类教材的基础上,将传统的数字电子技术和以现代 EDA 技术为基础的数字电子技术相结合,以提高学生的基础理论知识和创新设计能力为目标,系统完整地介绍数字电子技术的相关内容,兼顾经典数字逻辑电路的基础知识和基础理论,同时借助现代 EDA 工具和 VerilogHDL语言,对传统的数字逻辑电路的设计方式进行改进和提高,从中体会高效的设计工具带来的设计理念和设计方法的改变。 本书前6章和第10章是传统数字电子技术的内容,包括数制和码制,逻辑代数基础,集成逻辑门,组合逻辑电路,时序逻辑电路和数/模、模/数转换以及脉冲产生电路等内容;第7~9章是现代 EDA 技术和 VerilogHDL数字逻辑设计的相关内容,由浅入深地阐述 EDA技术、FPGA/CPLD和用 Verilog HDL进行数字逻辑设计的知识与技能。本书内容紧贴教学实际,重视基础,面向应用,注重理论联系实际。 本书配有教学课件、习题答案和课程教学计划等教学资源,可作为高等院校电子信息类、电气类、计算机类、自动化类、仪器仪表等专业“数字电子技术”课程的教材,也可供从事电路设计和数字系统开发的工程技术人员阅读参考。
本书根据电子信息类课程理论教学和实践教学要求,以提高数字设计能力为目标,系统完整地阐述EDA技术、FPGA/CPLD器件、VerilogHDL语言和相关数字系统设计技术。全书以Vivado、ModelSim软件为工具,以“器件-软件-语言-案例”为主线展开,内容紧贴教学和科研实际,以可综合的设计为重点,以EGO1“口袋板”为目标板,通过诸多精选设计案例,阐述数字系统设计的方法与技术,由浅入深地介绍VerilogHDL工程开发的知识与技能。全书案例丰富,富有启发性。本书的VerilogHDL语言规则以Verilog-2001和Verilog-2005两个语言标准为依据,涵盖常用语法规则,补充Verilog-2005中新的语言点,对语言、语法规则进行案例阐释,用综合工具和仿真工具进行验证,语言讲解全面深入,既适合作为必备语法资料查询,也适合有一定设计基础的读者学习提高。本书可作为高等院校电子、通信、微电子、信息、雷达、计算机应用、工业自动化、电路与系统、通信与信息系统及测控技术与仪器等专业本科生和研究生EDA技术或数字系统设计课程的教材和实验指导书,也可供从事电路设计和系统开发的工程技术人员阅读参考。